Hilfe bei GP300 Programmierung
Hallo liebe Gemeinde,
ich bin mal wieder dabei unsere GP300 zu optimieren.
Jetzt meine Fragen; kann mann bei der Scannfunktion auch ein Kanal als Priorietätskanal auswählen? wenn ja, wie?
Nächste Frage; die Rauschperre kann mann da die Empfindlichkeit einstellen? wenn ja wie?
Danke im vorraus. Grüße Jens
GP300 Select 5 - Referenz Teiler
Also das bei PLL die Frequenz durch eine elektr. Schaltung und nicht mehr durch einen Quarz erzeugt wird ist mir schon klar. Sonst könnte man die Geräte ja nicht programmieren.
Deshalb muss ich aber nicht im Detail die Beschaltung kennen/verstehen. Meine Frage war generel welche Funktion hinter Frequenzteiler steht.
Bzgl. der HFG´ der Firma sind genau 2 Stück vorhanden die Cheffe mal aus Insolvenz für lau bekommen hat. Beide sind aufeinander abgestimmt und haben immer funktioniert.
Da ich aber auch für lau ein UHF Gerät bekommen hab wollte ich mir das HFG auf PMR446 umprogrammieren und als Babyfon benutzen. Somit habe ich Software + RIB. Leider bekomme ich VOX noch nicht zum laufen.
Daher aber die Intetion mal auf die Firmen Geräte zu gucken und diese zumindest in den Freenet Bereich zu schieben.
Für den Rest ist meine Chef verantwortlich. Sollte aber egal sein da die Geräte max. 2x pro Jahr gebraucht werden. Eigentlich viel zu schade für die AKKU´s. Die kauf ich alle 3 Jahre neu da die alten sich quasi TOT gelegen haben.
MfG Timo
Motorola GP300 Select 5 Programmierung Frequenz Teiler
Also habe bei Motorola DAS gefunden:
Ich kann zwar gut Englisch aber da bin ich dann doch ausgestiegen :-)
Vielleicht kann ja jemand das mit "Wenn du "die" FQ mit dem "Kanalabstand" hast must du "das" eintragen" übersetzten.
Der Text ist so lang das man daraus VIER Beiträge machen muss !!!!
Tut mir leid aber da schon in vielen Foren danach gefragt wurde kann ich leider auch nur mit diesem hochtechnischem Text dienen.
************************************************** ************
This invention relates to frequency synthesizers in general, and more particularly to fractional-N-frequency synthesizer for producing variable modulated output frequency fout.
Frequency synthesizer generally comprise phase lock loop (PLL) circuits which provides many frequency outputs from a single reference frequency. In a PLL circuit, various output frequencies fout may be produced by varying a loop divisor K. The loop divisor K is programmed into a programmable divider circuit in order to set the desired output frequency fout. The output of the programmable divider is applied to a phase detector which operates in a conventional manner comparing the phase of the divided output signal with a reference frequency fref from a reference oscillator. The output of the VCO is locked to the desired frequency when no phase error exists between the phase detector inputs. Accordingly, the output frequency of the synthesizer fout = K*fref.
Fractional-N-synthesizers may be used to increase the frequency resolution of the PLL circuit as well as maintaining a fast frequency lock time. In fractional-N synthesizers, the output frequency fout is related to to a reference frequency source by the relationship fout (M.F) x fref. Where M.F is equal to the divisor value K. In the fractional synthesizer, (M.F) is produced by a fractional loop divider and consists of an integer part M and a fractional part F. The fractional part F is equal to N/D where N is a fractional numerator and D is a fractional denominator. N and D comprise integer numbers. When fout is an integer multiple of the fref, the fractional part F as well as N are equal to zero. On the other hand, when fout is not an integer multiple of the fref, the M.f is a real value for all the non-zero values of N. Because a digital divider operates with integer values, fractional division is simulated by switching between different integer values of divisors such that the average divisor value is equal to the loop divisor K. However, this switching of the divisors results in spurious sidebands. The goal in designing a synthesizer is to keep the amplitudes of these sub-harmonic spurs below some acceptable limit.
In a fractional-N synthesizer disclosed by Martin in U.S. patent No. 4,816,774, the spurious side bands are improved by providing dual accumulator compensation means. In Martin's fractional N-synthesizer, the compensating means reduce the generated spurs for all non-zero values of N by integrating the fundamental . An offset value may be selectively introduced in the accumulators in order to produce a wave form having an acceptable spurious content. However, Martin's fractional synthesizer does not provide any compensation, when N is equal to zero because the spurious signals are generated only when the programmable divider performs a fractional division. No spur is generated when the programmable divider performs a integer division.
In some applications, such as in transmitter local oscillator applications, it may become necessary to modulate the output frequency fout with a modulating signal which may contain voice or data messages. In these applications the divider value of the programmable divider as well as the VCO are modulated with the modulating signal. One such method of modulation is disclosed in a pending U.S. patent application serial No. 07/499,102 filed on 3/26/1990 and assigned to the assignee of the present application. In this method, the programmable divider is modulated by varying the loop divisor K in accordance with the digital representation of the modulating signal. In cases where fout is an integer multiple of the fref (i.e. N=0) application of the modulating signal may provide an instantaneous non-zero value for N. Therefore, the fractional N synthesizer of the prior art may not compensate for the generated spurs due to instantaneous non-zero value of N which is caused by the application of the modulating signal since compensation only occurs for non-zero values of N.